![Course Staff Image #1](/assets/courseware/v1/a916da4ad3383bfbede6f2ae3bd6ec29/asset-v1:CNOT+VHDL+2022_demo+type@asset+block/400x400-bureneva-o.i.jpg)
Буренёва Ольга Игоревна
Доцент кафедры вычислительной техники, кандидат технических наук
Одна из характерных тенденций современного этапа развития технологии проектирования цифровых систем – применение языков описания аппаратуры. Предлагаемый учебный курс посвящен изучению языка проектирования аппаратуры VHDL (Very high speed integrated circuits) Hardware Description Language).
Этот язык предназначен для описания систем на схемотехническом уровне и используется как альтернатива классическому подходу к схемотехническому проектированию на уровне отдельных элементов.
В настоящее время развиваются программные продукты, позволяющие работать с языковыми описаниями: выполнять компиляцию, проводить модельные эксперименты. Язык VHDL так же поддерживается инструментальными средствами синтеза и системами автоматического проектирования, обеспечивающими интерпретацию языковых описаний в схему на уровне цифровых элементов ПЛИС. VHDL описания могут применяться и при проектировании заказных интегральных схем.
В результате освоения дисциплины слушатель должен:
В рамках аттестации слушатель должен выполнить 6 тестов.
Доцент кафедры вычислительной техники, кандидат технических наук